3月31日,睿思芯科在靈羽處理器發(fā)布會現(xiàn)場舉辦用戶啟航儀式

服務器處理器的性能門檻極高,既在于算力、功耗、接口等維度的極致需求,還在于生態(tài)兼容性、穩(wěn)定性、安全性的嚴苛要求,一向被視為國產(chǎn)處理器研發(fā)領(lǐng)域難以攀登的“珠穆朗瑪峰”。

作為挑戰(zhàn)X86、ARM的第三大指令集架構(gòu),由加州大學伯克利分校主導設計的RISC-V以開源、模塊化、可定制為核心特性,擺脫了傳統(tǒng)架構(gòu)的授權(quán)束縛和地緣風險。從最初的AIoT、MCU等輕量級場景到如今的服務器處理器等高性能應用,RISC-V正成為全球計算架構(gòu)變革中的關(guān)鍵變量,而睿思芯科則代表著難以忽視的中國力量。

睿思芯科創(chuàng)始人、董事會主席兼CEO譚章熹博士是RISC-V發(fā)明者David Patterson教授的關(guān)門弟子、也是唯一的中國大陸博士生?;诓死南冗M方法,結(jié)合對RISC-V十數(shù)年的深入鉆研與實踐,譚章熹博士帶領(lǐng)團隊建立起一套快速迭代微架構(gòu)、軟硬件一體設計工藝協(xié)同優(yōu)化的完整技術(shù)體系。

憑借此次發(fā)布的“靈羽”處理器,睿思芯科真正在國產(chǎn)服務器處理器領(lǐng)域打破了高性能、CPU核心研發(fā)、SoC芯片研發(fā)三者難以兼得的“不可能三角”,首次將一款具備實用能力的高性能、高獨立性國產(chǎn)服務器處理器推向市場。

從伯克利實驗室到深圳,精簡指令集四十年傳承

精簡指令集(RISC)誕生于上世紀80年代,旨在以更簡潔高效的指令架構(gòu),提升芯片在面積、功耗受限場景下的執(zhí)行效率。從MIPS、SPARC、PowerPC到ARM,RISC架構(gòu)推動了計算從工作站、PC走向移動計算與智能終端,成為全球芯片架構(gòu)演進的重要引擎。

睿思芯科董事會副主席容志誠博士是這一浪潮的親歷者。他在紐約成長,24 歲獲得首項芯片設計專利,隨后在加州大學伯克利分校取得電子工程與計算機博士學位,師從“現(xiàn)代計算機架構(gòu)之父”、2017 年圖靈獎得主 David Patterson 教授,深度參與了RISC-I與RISC-II兩代架構(gòu)的演進。

容志誠加入 Sun Microsystems后,創(chuàng)立首個 64 位 UltraSPARC 精簡指令集處理器團隊并擔任首席架構(gòu)師,并成為 SPARCv9 64 位指令集架構(gòu)國際標準的起草者之一。他于 1995 年獲得的關(guān)鍵芯片專利,是該領(lǐng)域全球首創(chuàng),顯著提升了處理器高速緩沖存儲器的效率,被廣泛應用于之后多個處理器體系,成為微架構(gòu)設計中的標志性突破。而后,他出任Sun Microsystems亞洲首席技術(shù)官。

容志誠博士,華胥基金創(chuàng)始管理合伙人,睿思芯科董事會副主席

 彼時的 Sun 正值巔峰:1982 年成立、1986 年即上市,1993 年進入《財富》500 強,2001 年市值一度超過 2000 億美元,躋身全球頂級科技公司之列。作為最早將 RISC 商業(yè)化的公司,Sun 憑借 SPARC 架構(gòu)成功占據(jù)高性能工作站與服務器市場,其技術(shù)路線成為后續(xù)精簡指令集架構(gòu)的重要參考。

此后,容志誠博士加入英特爾(Intel),擔任英特爾中國首席技術(shù)官,并于1998年創(chuàng)立了英特爾中國研發(fā)中心。其后,他先后擔任英特爾企業(yè)處理事業(yè)部首席技術(shù)官、英特爾通信產(chǎn)品事業(yè)部首席技術(shù)官。

在中美兩地,容志誠博士持續(xù)推動軟硬件系統(tǒng)創(chuàng)新,見證了三代 RISC 架構(gòu)的產(chǎn)業(yè)更迭,始終站在全球計算產(chǎn)業(yè)前沿,有超過60項專利應用于最前沿的微處理器和計算機制造技術(shù)中。

與此同時,在他曾求學與工作的伯克利校園,另一位年輕人也走上了精簡指令集技術(shù)之路。

2005 年,譚章熹博士自清華大學畢業(yè)后赴伯克利深造,加入由 Patterson 教授主導的 RISC-V 項目組,成為其關(guān)門弟子、也是其唯一研究計算機指令架構(gòu)的中國大陸博士生。他從項目早期便參與 RISC-V 指令集的設計、標準制定與驗證推廣,是第五代精簡指令集最早一批技術(shù)奠基者。

譚章熹博士,睿思芯科創(chuàng)始人、董事會主席、CEO

從伯克利畢業(yè)后,譚博士曾加入Pure Storage公司,是其首位芯片設計工程和關(guān)鍵產(chǎn)品FlashBlade的最早主要設計工程師;2017年,他在硅谷創(chuàng)立了自動駕駛芯片公司OURS Technology,并在短時間內(nèi)成功將公司出售給美國自動駕駛獨角獸Aurora,完成從學術(shù)研究到產(chǎn)業(yè)落地的閉環(huán)。

2018 年,他選擇回國創(chuàng)業(yè),在深圳創(chuàng)辦睿思芯科,專注于RISC-V 芯片產(chǎn)品,并立下目標:“希望每一行處理器代碼都由中國人寫出來。”在他看來,芯片屬于工程科學,必須走出實驗室、走向產(chǎn)業(yè),才能實現(xiàn)真正的工程迭代與長期突破。

一個是精簡指令集第一代架構(gòu)的產(chǎn)業(yè)開拓者,一個是第五代 RISC-V 的原生設計者,兩位跨越年代的“Patterson 弟子”匯聚一堂,試圖為中國芯片產(chǎn)業(yè)打造真正意義上的“架構(gòu)原生、軟硬協(xié)同、自主可控”的計算核心。

這正是睿思芯科與靈羽處理器背后的起點——從伯克利實驗室到深圳高性能服務器,從 SPARC 到 RISC-V,從一個人的技術(shù)延續(xù)到一代人的工程體系,精簡指令集的故事,在中國迎來新的轉(zhuǎn)折點。

打破“不可能三角”,全自研服務器處理器推開自主可控之門

2025年3月底,睿思芯科發(fā)布了中國首款全自研高性能RISC-V服務器處理器——靈羽。兩位師出同門、跨越代際的架構(gòu)工程師,以RISC為線索,將精簡指令集四十年技術(shù)演化貫通,在中國構(gòu)建起以RISC-V為核心的新一代高性能計算平臺。

據(jù)悉,靈羽處理器專為大語言模型等高密度推理場景設計,性能指標已比肩Intel與AMD等主流服務器處理器。

性能及能效比方面,該芯片基于公司自研的CPU IP與NoC(片上網(wǎng)絡)IP,采用32核高性能通用CPU + 8核智算LPU的“一芯雙核”架構(gòu),實現(xiàn)了先進亂序執(zhí)行、高速數(shù)據(jù)通路與Mesh互聯(lián)結(jié)構(gòu);同時通過軟硬件結(jié)合的設計-工藝協(xié)同優(yōu)化,在產(chǎn)品工程、EDA工具鏈、物理設計與晶圓制造流程中實現(xiàn)創(chuàng)新,顯著提升運算中的能效比以及優(yōu)化總體擁有成本(TCO)。 

為適配計算密集型場景,靈羽在內(nèi)存與I/O架構(gòu)上也做出全面升級:支持DDR5高速內(nèi)存、PCIe 5.0標準與CXL 2.0協(xié)議,提供高達8路互聯(lián)能力。這使其能夠滿足大模型時代多種新型計算需求,包括20盤以上NVMe全閃存儲服務器、8卡GPU直連、最高320核高密度算力、以及多達6張400Gbps高性能網(wǎng)卡等復雜部署環(huán)境。此外,靈羽還具備企業(yè)級RAS特性,滿足RISC-V服務器標準,內(nèi)置專用管理核心并支持動態(tài)調(diào)節(jié),保障高負載運行的穩(wěn)定性,滿足企業(yè)級數(shù)據(jù)中心需求。

這意味著,從架構(gòu)能力到軟硬協(xié)同,從性能指標到產(chǎn)業(yè)適配,睿思芯科首次實質(zhì)性打破了國產(chǎn)服務器CPU領(lǐng)域長期存在的“不可能三角”:高性能、CPU核心研發(fā)、SoC芯片研發(fā)難以三者兼得的結(jié)構(gòu)性難題。

此前,中國市場在中低端處理器領(lǐng)域已具備一定的CPU核心及SoC芯片研發(fā)能力,高性能處理器領(lǐng)域也有CPU核心IP成果,但在結(jié)合CPU核心及SoC芯片的系統(tǒng)級產(chǎn)品方面仍屬空白。

相比基于外購 IP 拼接構(gòu)建系統(tǒng)的方式,完整 SoC芯片研發(fā)能實現(xiàn)計算核心、片上互聯(lián)、內(nèi)存子系統(tǒng)到外設接口的全鏈路深度協(xié)同設計,實現(xiàn)各模塊間的最佳適配,更好地釋放多核架構(gòu)潛力,有效提升處理器在智算中心等復雜負載下展現(xiàn)出更優(yōu)的系統(tǒng)性能與穩(wěn)定性。這也是實現(xiàn)真正高性能、可持續(xù)迭代能力的必經(jīng)之路。

這一重要產(chǎn)品,展現(xiàn)了睿思芯科的核心優(yōu)勢:基于CPU核心與NoC 結(jié)構(gòu)的全面自研能力,通過軟硬件一體化設計的協(xié)同優(yōu)化體系,能夠?qū)崿F(xiàn)真正意義上的高性能、高自主、高完整度。

事實上,靈羽并非睿思芯科首次在高性能RISC-V處理器領(lǐng)域?qū)崿F(xiàn)技術(shù)領(lǐng)先。在發(fā)布靈羽之前,睿思芯科已通過多個差異化CPU核心IP產(chǎn)品持續(xù)積累核心優(yōu)勢,為高性能架構(gòu)技術(shù)基礎。 

2022 年中發(fā)布的V7 DSP,是全球首個將向量核引入專業(yè)音頻 DSP 領(lǐng)域的產(chǎn)品,已在國際頭部客戶中集成量產(chǎn);2022 年底發(fā)布的P600,則是業(yè)內(nèi)首批商用支持 RVV 1.0 向量擴展的高性能處理器 IP,采用亂序多發(fā)射架構(gòu),支持 DDR5、PCIe Gen5 等高帶寬接口,已被用于多個數(shù)據(jù)中心場景。P600 架構(gòu)中所采用的亂序執(zhí)行、Mesh NoC、以及 SoC 級的性能調(diào)優(yōu)機制,也正是靈羽處理器的重要技術(shù)基石。 

靈羽處理器

以這些自研 IP 為基礎,睿思芯科在靈羽處理器的研發(fā)過程中進一步實現(xiàn)了多核高并發(fā)架構(gòu)、系統(tǒng)級優(yōu)化的突破,在高并發(fā)、多任務等關(guān)鍵指標上完成產(chǎn)業(yè)級驗證,為全面自研、高能效的高性能服務器處理器提供了強有力的技術(shù)支撐。

從睿思芯科的產(chǎn)品路徑中不難看出,在RISC-V的開放體系下,企業(yè)可以真正參與架構(gòu)演化,更能基于自主技術(shù)快速響應新需求,而非像X86或ARM體系那樣只能“買IP、等更新”。這種開放性,為中國芯片產(chǎn)業(yè)打開了一扇真正意義上的“自主可控”之門。

RISC-V驅(qū)動,第三代中國芯的破局時刻

 睿思芯科能實現(xiàn)這一突破,根源在于伯克利方法論的落地實踐。

 20世紀60年代以來,圍繞處理器的中國芯大致經(jīng)歷了三代探索。第一代中國芯以“跟跑”為主,以手工設計為主,在缺乏EDA工具的年代完成了早期 32 位處理器的工程實現(xiàn),更多是科研型突破;第二代嘗試“局部并跑”,在 2000 年后逐步引入自動化工具,嘗試構(gòu)建自有指令集或基于 ARM 等架構(gòu)開展開發(fā),但由于軟硬件分離,生態(tài)始終無法真正打通,自主性受到制約。

正因此,第三代中國芯的核心挑戰(zhàn),是如何真正做到“從架構(gòu)出發(fā)”的原生能力構(gòu)建。而譚章熹博士在睿思芯科實踐的,是發(fā)源于伯克利的一整套軟硬件協(xié)同演化的方法論,也是真正意義上的自研范式。

舉例而言,傳統(tǒng)ARM架構(gòu)授權(quán)體系下,企業(yè)雖然可以買到IP,但微架構(gòu)的方向完全由ARM公司壟斷。即使付出巨大研發(fā)投入,一旦ARM在新版本上更改規(guī)則,生態(tài)就可能斷裂,過去的努力也可能被清零。

而在RISC-V體系下,這樣的局限被徹底打破。中國企業(yè)可以在指令集架構(gòu)基礎上,自主決定微架構(gòu)演化方向,同時構(gòu)建自有軟件棧,掌握真正的設計主權(quán)。

 這才是所謂“自主可控”的核心——不僅是“是否用了國產(chǎn)IP”,而是“是否掌握了架構(gòu)演進的主動權(quán)”。

具體到研發(fā)效率上,睿思芯科已將微架構(gòu)迭代、工藝制程的研發(fā)周期相結(jié)合,每年推出一款旗艦芯片。在實際項目中,針對不同場景需求,從指令級設計到芯片流片,團隊都能實現(xiàn)快速響應。

這也意味著,睿思芯科不僅能在本次的服務器芯片上實現(xiàn)突破,也有能力在未來其他需求中快速開發(fā)合適的產(chǎn)品。

從某種意義上看,第三代中國芯的破局時刻,不在于一次產(chǎn)品發(fā)布,而在于是否掌握了快速演化、構(gòu)建生態(tài)、跨越周期的核心能力

RISC-V不僅是一種技術(shù)選擇,更是一種國家層面的戰(zhàn)略路徑選擇。從歐洲、俄羅斯到印度,越來越多的國家已經(jīng)將RISC-V視為實現(xiàn)技術(shù)獨立的基礎設施。2021 年,中國首次在“十四五”規(guī)劃中將“開源”明確寫入發(fā)展戰(zhàn)略,為 RISC-V 在本土的生態(tài)建設、技術(shù)突破與人才培養(yǎng)提供政策支撐。中國若能在這輪架構(gòu)更替中占據(jù)先發(fā)優(yōu)勢,將有可能建立起屬于自己的全球影響力。

RISC-V生態(tài)啟航,推動芯片產(chǎn)業(yè)長線發(fā)展

 推動芯片產(chǎn)業(yè)發(fā)展,不僅需要技術(shù)路線和單點突破,更需要系統(tǒng)性的生態(tài)構(gòu)建,而睿思芯科已經(jīng)在高性能領(lǐng)域完成廣泛生態(tài)布局。

 生態(tài)建設方面,隨著靈羽處理器的正式落地,睿思芯科也集結(jié)了包括聯(lián)想、長城、三諾等在內(nèi)的眾多頭部OEM與解決方案企業(yè),共同推動基于RISC-V架構(gòu)的高性能服務器進入規(guī)?;渴痣A段。靈羽處理器已適配包括 openKylin、Fedora、Deepin 等國產(chǎn)與國際操作系統(tǒng),全面支持主流數(shù)據(jù)庫、機器學習框架、虛擬化平臺和容器化環(huán)境,具備大規(guī)模產(chǎn)業(yè)應用能力。

在關(guān)鍵器件方面,睿思芯科與江波龍共同研發(fā)基于靈羽的智能全閃存儲系統(tǒng),并與星辰天合合作,構(gòu)建了覆蓋云邊協(xié)同、數(shù)據(jù)存儲與管理等多層級的系統(tǒng)生態(tài)。至今,靈羽處理器生態(tài)體系已匯聚超50家合作伙伴,涵蓋整機OEM、系統(tǒng)軟件、行業(yè)解決方案、EDA工具鏈等多個核心環(huán)節(jié)。

在這場以RISC-V為代表的全球架構(gòu)遷移中,睿思芯科不僅是一家技術(shù)公司,具備打造擁有核心競爭力的產(chǎn)品能力,也正在成為連接方法論和生態(tài)體系的關(guān)鍵紐帶,通過與產(chǎn)業(yè)合作伙伴協(xié)同推進,為中國在 RISC-V 賽道構(gòu)建起更扎實、具持續(xù)性的技術(shù)與生態(tài)基礎。

 

本文系作者 硅星聞 授權(quán)鈦媒體發(fā)表,并經(jīng)鈦媒體編輯,轉(zhuǎn)載請注明出處、作者和本文鏈接
本內(nèi)容來源于鈦媒體鈦度號,文章內(nèi)容僅供參考、交流、學習,不構(gòu)成投資建議。
想和千萬鈦媒體用戶分享你的新奇觀點和發(fā)現(xiàn),點擊這里投稿 。創(chuàng)業(yè)或融資尋求報道,點擊這里

敬原創(chuàng),有鈦度,得贊賞

贊賞支持
發(fā)表評論
0 / 300

根據(jù)《網(wǎng)絡安全法》實名制要求,請綁定手機號后發(fā)表評論

登錄后輸入評論內(nèi)容

快報

更多

16:55

乘聯(lián)分會:3月狹義乘用車零售預計170萬輛,新能源預計90萬輛

16:55

數(shù)字人民幣運營機構(gòu)有望擴容,多家股份行、城商行或入圍

16:54

南京:進一步鼓勵住房消費“以舊換新”

16:53

中證指數(shù)有限公司將于3月23日正式發(fā)布中證智選盈利價值等權(quán)重指數(shù)

16:46

復星醫(yī)藥:控股子公司HLX18獲臨床試驗批準

16:40

杭州地鐵開發(fā)集團增資至50億,增幅約67%

16:35

鄭商所調(diào)整甲醇期貨2605合約、燒堿期貨2605合約交易限額

16:32

在岸人民幣兌美元收報6.8817,較上一交易日上漲196點

16:32

恒立液壓:實際控制人、董事長汪立平被留置

16:31

《銀行保險機構(gòu)金融消費投訴處理管理辦法(修訂征求意見稿)》公開征求意見

16:30

市場監(jiān)管總局:針對“3·15”晚會曝光的“漂白的雞爪”等問題,執(zhí)法行動已取得階段性進展

16:25

中國中免:2025年凈利潤35.86億元,同比下降15.97%

16:16

桃李面包:實控人及一致行動人權(quán)益比例降至62.22%

16:16

亞馬遜創(chuàng)始人貝索斯旗下藍色起源計劃在太空部署5萬多顆衛(wèi)星

16:15

比特幣反彈至7.1萬美元上方

16:14

港股收評:恒生指數(shù)跌0.88%,恒生科技指數(shù)跌2.48%

16:12

郵儲銀行:中郵金融資產(chǎn)投資有限公司獲準開業(yè)

16:06

非夕科技Enlight全感知自適應機器人

16:05

超微電腦美股盤前跌超20%

16:02

歐洲主要股指開盤集體上漲,歐洲斯托克50指數(shù)漲0.95%

掃描下載App